添加链接
link管理
链接快照平台
  • 输入网页链接,自动生成快照
  • 标签化管理网页链接
相关文章推荐
听话的汤圆  ·  ONLYOFFICE ...·  3 月前    · 
火爆的凳子  ·  TypeError: ...·  7 月前    · 
忧郁的感冒药  ·  How to pass pointer ...·  1 年前    · 
Apple A15/ Apple A14 /Apple A13/Apple A12/Apple A11/Snapdragon 888/Kirin 9000/Apple A9 参数对比 介绍:
SOC
Apple A15
Apple A14
Apple A13
Apple A12
Apple A11
Snapdragon888
Kirin9000
Apple A9
大核构架
Avalanche
Firestorm
Lightning
Vortex
Monsoon
Cortex-X1
Cortex-A78
Certex-A77
Cortex-A77
Twister
大核L1
192K
192K
192K
128K
64K
64K
64K
64K
64K
64K
大核L2
12M
8M
8ΜM
6M
6M
1M
0.5M
0.5M
0.5M
3M
L2与大核关系
大核共享L2
大核、 中核独占L2
共享
L3
32M
16M
16M
8M
4M
4M
4M
4M
L3来源
SOC内系统里存,延迟接近L2,随占用提升逐步增加至ram水平
SOC内设计L3缓存,标准L3延迟
其他缓存
4M从系统缓存
未知大小系统银存
小核构架
Bliarard
Icesterm(A76性能)
Thunder
Tempest(A73性能)
Miatral
Cortex-A55
Cortex-A55
小核L1
64K
64K
48K
32K
32K
32K
32K
小核L2
4M
4M
4M
2M
1M
0.125M
0.125M
L2与小核关系
小核共享L2
小核独占L2
低于10ns缓存
12M
8M
8M
6M
6M
1M
0.5M
0.5M
0.5M
3M

1、以上数据来自A NAND TECH,以A13-2.66GHZ核心为例:
L1延迟:0纳秒,损失0个运算周期;
L2延迟:5纳移,损失133个运算周期(实际为14-16个);
L3延迟:40纳秒,损失106个运算周期;
RAM延迟105纳秒,损失279个运算周期。
2、缓存的意义
指令存在于硬盘中, 开机时读人运行内存(RAI)内, SOC往往需要重复执行指令, 面每次都去RAM取。即会浪费279个运行周期。 在获得指令前SOC核心择位于等待状态。缓存的意义即为减少浪费的运行周期。L1不存在浪费的周期。L2降低浪费周期至4.7%,L3降低浪费周期至38%。
缓存写入超过64K:888:延识升至5NS;苹果A9:延识升至10NS;苹果A11:延识升至6NS;苹果A12/A13/A14/A15:0NS
缓存写入超过128K:A12/A13/A14/A15:延迟曙加至4-5NS;888保持5NS;A11保持6NS;A9保持10NS
缓存写入超过1M:888-X1:由5NS逐渐增加;A9/A11/A12/A13/A14/A15保不变
缓存写入超过3M:A9:40NS;888延迟特续增加;A11/A12/A13/A14/A15保持不变
缓存写入超过6M:A11/A12:由6NS逐渐增加;A9稳定在40NS;此时888延迟为50NS;A13/A14/A15仍然为4-5NS
缓存写入超过8M:A9在7M时已达到180NS;A13/A14:由5NS逐渐增加;A15不变
缓存写入超过9M:888达到114NS
缓存写入超过10M:A11延迟到达102NS;A12:50NS;A13/A14:20NS;A15不变
A12在14MI时达到最大延迟,A13/A14在24M时达到最大延迟,A15在44M时达到最大延迟。
  • 最新MTK刷机工具SP_Flash_Tool_Selector_exe_Windows_...
  • 恒烁ZB25D80B 200MHz支持标准串行外设接口非易失性闪...
  • 恒烁ZB25D20A/10A带双SPI 3v 2m/1m位串行闪存datashee...
  • 恒烁ZB25VQ40A/20A 3V 4M/2M-BIT带双路和四路SPI非易...
  • RF信号生成和RF信号分析
  • 一牛网5G产品及方案:mtk5G/高通5G核心板/5GCPE/5G相关...
  • 供应IMX335/IMX386/IMX258/OV4689/OV5640/OV8865/光学...
  • 全志H6原理图和PCB_
  • MT6762_LTE-A规格书资料下载
  • MT6761_Design_Notice
  •